FPGA實(shí)驗(yàn)箱,FPGA綜合實(shí)驗(yàn)開(kāi)發(fā)系統(tǒng)
時(shí)間:2025-06-03 23:44:17 點(diǎn)擊次數(shù):
中人教儀廠
-SD21 FPGA實(shí)驗(yàn)箱
-SD21 FPGA實(shí)驗(yàn)箱是一款基于Altera公司最新的CycloneIV 系列 FPGA的高端實(shí)驗(yàn)研發(fā)平臺(tái)。獨(dú)特的GUI人機(jī)實(shí)操界面、應(yīng)用系統(tǒng)底層基板+核心板+拓展板的靈活設(shè)計(jì)。
研發(fā)平臺(tái)特性
GUI系統(tǒng)實(shí)操界面:
獨(dú)家應(yīng)用GUI人機(jī)實(shí)操界面。整合研發(fā)平臺(tái)上的硬件資源,可顯露設(shè)備相關(guān)信息、檢驗(yàn)測(cè)試設(shè)備各模型塊是否正常運(yùn)行等。提升學(xué)生動(dòng)手興趣和積極性,經(jīng)過(guò)對(duì)設(shè)備各模型塊的檢驗(yàn)測(cè)試和實(shí)驗(yàn)的演示,便利老師培訓(xùn)和設(shè)備檢修。
模型塊化的靈活設(shè)計(jì):
研發(fā)平臺(tái)應(yīng)用系統(tǒng)底層基板+核心板+拓展板的設(shè)計(jì)方法,經(jīng)過(guò)選用不一樣的核心板和拓展板包括不一樣功能的研發(fā)平臺(tái)。能最大限度的適用用戶的功能需求。模型塊化的設(shè)計(jì)能讓用戶對(duì)系統(tǒng)設(shè)計(jì)有清晰的認(rèn)識(shí)。
研發(fā)平臺(tái)硬件資源
1、NIOSII-EP4CE40 FPGA核心板
核心板應(yīng)用10層高精確度PCB設(shè)計(jì),系統(tǒng)運(yùn)行更加平穩(wěn)、可靠。
主芯片應(yīng)用Altera的CycloneIV系列級(jí)FPGA EP4CE40F23C8N,電子回路多達(dá)360萬(wàn)門。
FPGA配備芯片應(yīng)用EPCS16,容量(KV)多達(dá)16M BIT,擦寫(xiě)次數(shù)多達(dá)上萬(wàn)次。
提供JTAG編程模式。
核心板板載USB-Blaster電纜;只需要一根USB線就可以對(duì)核心板實(shí)行程序下載。
一路50M高速、平穩(wěn)的時(shí)鐘源。
一路系統(tǒng)復(fù)位電子回路。
系統(tǒng)電源管理模型塊能夠提供+5V、+3.3V、+2.5V、1.2V等多種不一樣電壓(V)的電源輸出供系統(tǒng)使用。
提供兩路SRAM,芯片應(yīng)用IDT71V416-10P。容量(KV)多達(dá)256K*32BIT。
一路FLASH 芯片應(yīng)用AM29L128M。容量(KV)高過(guò)16M*8BIT。
一路16M*16BIT SDRAM。
系統(tǒng)提供四位通用的復(fù)位按鍵和四位通用的發(fā)光管和一個(gè)靜態(tài)七段碼管顯露。
核心板提供與核心板其它資源不復(fù)用的190個(gè)以上的IO供用戶二次研發(fā)使用。
2、EDA/SOPC系統(tǒng)板
標(biāo)配800*600 16位 TFT彩色LCD顯露。用戶可更換不一樣規(guī)格的顯露屏和觸摸屏。
1個(gè)模仿信號(hào)發(fā)生器模型塊,可提供頻率、幅度均可調(diào)的正弦波、三角波、鋸齒波、方波等信號(hào)波動(dòng)線。
1個(gè)數(shù)字時(shí)鐘輸出模型塊,可提供24M至1HZ的數(shù)字脈沖信號(hào)。
1個(gè)雙道道10位高速并行ADC連接口模型塊,速度多達(dá)40 Msps。
1個(gè)雙道道10位高速并行DAC連接口模型塊速度多達(dá)33 Msps。
1個(gè)串行A/D變換連接口。
1個(gè)串行D/A變換連接口。
1個(gè)VGA連接口模型塊。
1個(gè)UART串行通迅模型塊。
1個(gè)USB Device設(shè)備連接口。
1個(gè)USB Host主機(jī)連接口。
1個(gè)Ethernet10M/100M高速連接口模型塊。
SD卡連接口模型塊
2個(gè)PS2連接口模型塊,可以接鍵盤或鼠標(biāo)。
1個(gè)I2C連接口的E2PROM,型號(hào)為AT24C08N。
1個(gè)音頻CODEC模型塊(立體聲雙通道輸出)。
1個(gè)音頻喇叭輸出模型塊。
1個(gè)RTC就地實(shí)時(shí)時(shí)鐘芯片,設(shè)定有時(shí)鐘掉電保護(hù)、電池在線式充電功能。
12個(gè)撥動(dòng)開(kāi)關(guān)和12個(gè)按鍵開(kāi)關(guān)寫(xiě)入
12個(gè)發(fā)光LED顯露。
1個(gè)八位七段碼管顯露模型塊。
16x16矩陣led點(diǎn)陣顯露模型塊。
4X4矩陣鍵寫(xiě)入模型塊
1個(gè)電壓(V)控制的直線DC電機(jī)和1個(gè)四相的步進(jìn)電機(jī)模型塊。
1個(gè)數(shù)字溫度(℃)傳感和1個(gè)霍爾傳感器模型塊。
HH—EXT高速連接口模型塊。
多路電源輸出(均帶過(guò)流、過(guò)壓保護(hù))。
1、EDA實(shí)驗(yàn)與電子設(shè)計(jì)競(jìng)賽實(shí)驗(yàn)內(nèi)容:
簡(jiǎn)便的QUARTUSII實(shí)例設(shè)計(jì)
基于VHDL格雷碼編碼器的設(shè)計(jì)
含異步清零和使能的加法計(jì)數(shù)器
八位七段數(shù)碼管顯露電子回路的設(shè)計(jì)
數(shù)控分頻器的設(shè)計(jì)
圖形和VHDL混合寫(xiě)入的電子回路設(shè)計(jì)
步長(zhǎng)可變的加減計(jì)數(shù)器的設(shè)計(jì)
四位并行乘法器的設(shè)計(jì)
設(shè)計(jì)四位全加器
可控脈沖發(fā)生器的設(shè)計(jì)
基礎(chǔ)觸發(fā)器的設(shè)計(jì)
矩陣鍵盤顯露電子回路的設(shè)計(jì)
16*16點(diǎn)陣顯露實(shí)驗(yàn)
直線DC電機(jī)的測(cè)速實(shí)驗(yàn)
步進(jìn)電機(jī)驅(qū)動(dòng)控制
PS2連接口鍵盤顯露實(shí)驗(yàn)
VGA彩條信號(hào)發(fā)生器的設(shè)計(jì)
用VHDL設(shè)計(jì)七人表決器
用VHDL設(shè)計(jì)四人搶答器
正負(fù)脈寬調(diào)制信號(hào)發(fā)生器設(shè)計(jì)
數(shù)字頻率計(jì)的設(shè)計(jì)
多功能數(shù)字鐘的設(shè)計(jì)
數(shù)字秒表的設(shè)計(jì)
出租車計(jì)費(fèi)器的設(shè)計(jì)
基于VHDL數(shù)碼鎖的設(shè)計(jì)
PS2鼠標(biāo)編碼設(shè)計(jì)
SPI串行AD/DA變換器的設(shè)計(jì)
DDS信號(hào)發(fā)生器的設(shè)計(jì)
序列檢驗(yàn)測(cè)試器的設(shè)計(jì)
偽隨機(jī)數(shù)發(fā)生器的設(shè)計(jì)
八位數(shù)值鎖存器的設(shè)計(jì)
最高優(yōu)先編碼器的設(shè)計(jì)
解復(fù)用器的設(shè)計(jì)
帶同步復(fù)位的狀態(tài)機(jī)的設(shè)計(jì)
嵌入式邏輯解析儀的使用
SPI串行口內(nèi)核的完成
……
2、NIOSII32位處置整理器示例實(shí)驗(yàn)
最簡(jiǎn)便NIOSII系統(tǒng)設(shè)計(jì)
帶外部SRAM的NIOSII系統(tǒng)設(shè)計(jì)
Nor Flash編程實(shí)驗(yàn)
PIO外部中斷按鍵開(kāi)關(guān)實(shí)驗(yàn)
PIO寫(xiě)入-開(kāi)關(guān)信號(hào)的讀取實(shí)驗(yàn)
基于Timer IP核的定時(shí)器的設(shè)計(jì)
矩陣鍵盤與數(shù)碼管顯露實(shí)驗(yàn)
高速AD和高速DA實(shí)驗(yàn)
UART串行口通迅實(shí)驗(yàn)
基于IIC的EEPROM讀寫(xiě)實(shí)驗(yàn)
1-WIRE數(shù)字溫度(℃)計(jì)的設(shè)計(jì)
串行AD/DA變換實(shí)驗(yàn)
SDRAM讀寫(xiě)實(shí)操實(shí)驗(yàn)
彩色LCD液晶顯露實(shí)驗(yàn)
觸摸屏控制實(shí)驗(yàn)
RTC就地實(shí)時(shí)時(shí)鐘實(shí)驗(yàn)
音頻Code實(shí)驗(yàn)
USB枚舉實(shí)驗(yàn)
PS/2鍵盤顯露實(shí)驗(yàn)
PS/2鼠標(biāo)控制實(shí)驗(yàn)
讀SD卡實(shí)驗(yàn)
3、DSP Builder 設(shè)計(jì)應(yīng)用示例實(shí)驗(yàn)
從DSP Builder到HDL——基于DSP Builder的信號(hào)發(fā)生器
從DSP Builder到SOPC Builder——系統(tǒng)控制的Chirp信號(hào)發(fā)生器
IP核在DSP Builder下的使用——以FFT核為例
4、綜合研發(fā)實(shí)驗(yàn)
互聯(lián)網(wǎng)WEB控制實(shí)驗(yàn)
點(diǎn)陣顯露屏的設(shè)計(jì)
直線DC電機(jī)閉環(huán)調(diào)節(jié)速度的設(shè)計(jì)
USB連接口文本閱讀器的設(shè)計(jì)
簡(jiǎn)易數(shù)字示波器設(shè)計(jì)
簡(jiǎn)易頻譜解析儀設(shè)計(jì)
基于UART通信液晶顯露實(shí)驗(yàn)
基于UART通信BMP圖形顯露實(shí)驗(yàn)
FAT32文件系統(tǒng)讀SD卡實(shí)驗(yàn)
FAT32文件系統(tǒng)寫(xiě)SD卡實(shí)驗(yàn)
FAT32文件系統(tǒng)讀寫(xiě)-拼音寫(xiě)入法的設(shè)計(jì)
彩色液晶原理與繪圖應(yīng)用實(shí)驗(yàn)
基于NIOSII貪食蛇游戲設(shè)計(jì)實(shí)驗(yàn)
基于NIOSII計(jì)算器設(shè)計(jì)實(shí)驗(yàn)
在niosII上運(yùn)行uC/OS系統(tǒng)
在niosII上運(yùn)行uClinux系統(tǒng)
MP3媒體播放器的設(shè)計(jì)(選配MP3拓展板)
RFID無(wú)線射頻設(shè)計(jì)(選配RFID拓展板)
無(wú)線傳感互聯(lián)網(wǎng)的設(shè)計(jì)(選配Zigbee板)
USB2.0通信實(shí)驗(yàn)(選配USB2.0模型塊)
四、設(shè)備配備
|
設(shè)備名稱 |
EDA/SOPC系統(tǒng)綜合研發(fā)平臺(tái) |
|
型 號(hào) |
-SD21 |
|
核心芯片 |
EP4CE40F23C8N |
|
作業(yè)電壓(V) |
~220v±10%,50Hz±1Hz |
|
尺寸(mm) |
410 x 260 x 80 |
|
重量(kg)(kg) |
<4 |
|
附件表單 |
1 |
串行口線 × 1 |
2 |
USB連接線 × 1 |
|
3 |
互聯(lián)網(wǎng)連接線 × 1 |
4 |
電源連接線 × 1 |
|
5 |
實(shí)驗(yàn)指導(dǎo)書(shū) × 3 |
6 |
Quartus系統(tǒng)和實(shí)驗(yàn)例程 × 1 |
注:使用本實(shí)驗(yàn)箱的配套儀表器具(自配):電腦、示波器、萬(wàn)用表。
常見(jiàn)問(wèn)題:
1、如果我要購(gòu)買FPGA實(shí)驗(yàn)箱,FPGA綜合實(shí)驗(yàn)開(kāi)發(fā)系統(tǒng),是否有安裝、培訓(xùn)服務(wù)呢?
答:我們的設(shè)備如果沒(méi)有特別注明“不含安裝”“裸機(jī)價(jià)”“出廠”等字樣的,都是提供安裝、培訓(xùn)服務(wù)的。
2、你們的FPGA實(shí)驗(yàn)箱,FPGA綜合實(shí)驗(yàn)開(kāi)發(fā)系統(tǒng)是否能開(kāi)增值稅專用發(fā)票?
答:可以的,我們是正規(guī)企業(yè),并且已經(jīng)升級(jí)到一般納稅人,可以開(kāi)具增值稅專用發(fā)票,如果您需要開(kāi)FPGA實(shí)驗(yàn)箱,FPGA綜合實(shí)驗(yàn)開(kāi)發(fā)系統(tǒng)的發(fā)票,您需要提供開(kāi)票資料。
3、你們的FPGA實(shí)驗(yàn)箱,FPGA綜合實(shí)驗(yàn)開(kāi)發(fā)系統(tǒng)都是自己生產(chǎn)的嗎?都有什么產(chǎn)品資質(zhì)?
答:我們公司是專業(yè)生產(chǎn)教學(xué)設(shè)備的企業(yè),完全自主生產(chǎn),并通過(guò)了最新版ISO9001認(rèn)證,擁有多項(xiàng)專利與著作權(quán)。
本文來(lái)自網(wǎng)絡(luò),不代表本站立場(chǎng),圖片為參考圖片,轉(zhuǎn)載請(qǐng)注明出處:FPGA實(shí)驗(yàn)箱,FPGA綜合實(shí)驗(yàn)開(kāi)發(fā)系統(tǒng)